Intel y su tecnología cuántica
Tabla de contenido:
IBM ha alcanzado un hito en su búsqueda para encontrar un sucesor de chips de computadora de silicio.
La compañía dijo el domingo su investigación sobre semiconductores basados en nanotubos de carbono, o CNT, ha producido un nuevo método para colocarlos con precisión en obleas en grandes cantidades. La tecnología es vista como una forma de reducir el tamaño de los chips una vez que la tecnología actual basada en silicio alcanza su límite.
IBM dijo que desarrolló una forma de colocar más de 10,000 transistores fabricados a partir de CNT en un solo chip, dos magnitudes más altas que anteriormente posible. Aunque todavía está muy por debajo de la densidad de chips comerciales basados en silicio, los modelos actuales en las computadoras de escritorio pueden tener más de mil millones de transistores, la compañía lo aclamó como un gran avance en el camino hacia el uso de la tecnología en la informática del mundo real. hizo el anuncio para marcar la publicación de un artículo que detalla la investigación en la revista
Nature Nanotechnology. Los últimos procesadores de Intel están construidos con transistores de silicio con tecnología de 22 nanómetros y se han demostrado chips de almacenamiento flash NAND más simples usando " 1X "tecnología en algún lugar por debajo de eso, pero la fabricación moderna se está acercando a sus límites físicos. Intel predijo que producirá chips usando tamaños de un solo dígito en la próxima década.
Guiada por la Ley de Moore
La marcha hacia transistores cada vez más pequeños ha producido chips que usan menos energía y pueden funcionar más rápido, pero también pueden hacerse a un costo menor, ya que se pueden amontonar más en una sola oblea. El creciente número de transistores en una cantidad determinada de silicio fue famoso por Gordon Moore, cofundador de Intel, quien predijo que se duplicaría constantemente con el tiempo.
IBMAn El científico de IBM muestra diferentes soluciones que contienen nanotubos de carbono.
A diferencia de los chips tradicionales, en los que los transistores de silicio están grabados en circuitos, hacer chips con CNT implica colocarlos en una oblea con alto exactitud. Los CNT semiconductores también vienen mezclados con CNT metálicos que pueden producir circuitos defectuosos, y deben separarse antes de ser utilizados.
IBM dijo que su último método resuelve ambos problemas. Los investigadores de la compañía mezclan CNT en soluciones líquidas que luego se usan para remojar sustratos especialmente preparados, con "trincheras" químicas a las que los CNT se unen en la alineación correcta que se necesita para los circuitos eléctricos. El método también elimina los CNT metálicos no conductores.
La compañía dijo que el avance aún no conducirá a nano-transistores comerciales, pero es un paso importante en el camino.
Sin embargo, antes de que puedan desafiar el silicio, también debe pasar una parte a menudo pasada por alto de la ley de Moore: asequibilidad. Su ley se aplica a "la complejidad de los costos mínimos de los componentes" o lo que los consumidores probablemente vean en el mercado.
Intel se centrará en la próxima generación de chips

Intel arrojará algo de luz sobre su próxima generación de arquitectura Westmere en el Intel Developer Forum en septiembre.
Intel presenta el portátil de próxima generación, chips de escritorio

Intel anunció oficialmente el nuevo equipo portátil y los procesadores de escritorio el jueves.
El CEO de próxima generación de Intel debe ingresar a los dispositivos de próxima generación

Con Brian Krzanich y su proeza de fabricación al frente de Chipzilla, Espero que siga intentando superar la competencia.